바로가기
본문 바로가기
메인메뉴 바로가기

Patents

Home > Publications > Patents

United States Patent
 
-    "ALL-DIGITAL DELAY-LOCKED LOOP CIRCUIT BASED ON TIME-TO-DIGITAL CONVERTER AND CONTROL METHOD THEREOF"
; Patent No: US  9,568,890 (USA) (2017.02.14)
 
-    "Digital delay-locked loop circuit using phase-inversion algorithm and method for controlling the same"
; Patent No: US 8,866,522 (USA) (2014.10.21)
 
-    "Signal delay devices, clock distribution networks, and methods for delaying a signal"
; Pat. No: 20090309642 (USA)
 
-    "Programmable Duty Cycle and Delay Adjustment Circuit using Feedback "
; Pat. No: pending (USA)
 
-    "Capacitively Coupled Pulsed Signaling Bus Interface"
; Pat. No: 20060290377 (USA)
 
-    "Source Synchronous CDMA Bus Interface"
; Pat. No: 7,263,148 (USA)
 
-    "Delay Locked Loop improving High Frequency Characteristics and Yield"
; Pat. No: 6,897,693 (USA)
 
-    "Devices for Controlling Temperature Indications in Integrated Circuits using Adjustable Threshold Temperatures"
; Pat. No: 6,442,500 (USA)
 
-    "Bias Current Generating Circuits and Methods for Integrated Circuits including Bias Current Generation that increase and decrease with Temperature"
; Pat. No: 6,201,436 (USA)
 
-    "Integrated Circuits with Variable Signal Line Loading Circuits and Methods of Operation thereof"
; Pat. No: 6,239,642 (USA)
 
-    "Voltage Switching Circuit for a Semiconductor Memory Device"
; Pat. No: 5786723 (USA)
 
-    "Voltage Monitoring Circuit in an Integrated Circuit"
; Pat. No: 5926009 (USA)
 
 
Korea Patent

39. 디지털 지터감쇠기 및 디지털 주파수 증배기를 포함하는 BOT 클럭 발생 장치 및 그 제어방법
; 출원번호 10-2022-0007224 (2022.01.18) 김종선, 김승준, 이필호*, 박장녕*, 신희정*
; *삼성전자

38. 다중-위상 멀티플라잉 지연고정루프 기반 디지털 클락 데이터 복구 장치 및 방법
; 등록번호 10-2342830 (2021.12.20) 황희재, 김종선
; 출원번호 10-2019-0158357 (2019.12.02)  

37. 가변적으로 프로그램 가능한 고속 디지털 클럭 주파수 분주기 및 그 제어방법
; 등록번호 10-2338377 (2021.12.07)  김종선
; 출원번호 10-2021-0153366 (2021.11.09)  

36. 듀티 사이클 보정기능을 내장한 고속 디지털 지연 고정 루프회로
; 등록번호 10-2399541 (2022.05.13) 김태연, 김종선
; 출원번호 10-2020-0100785 (2020.08.11)  

35. 델타 시그마 디더링 셀 기반 완전 디지털 멀리플라잉 지연 고정 루프회로
; 등록번호 10-2451264 (2022.09.30)  박동준, 김종선
; 출원번호 10-2020-0061122 (2020.05.21)

34. 유사 차동 풀스윙 듀티 사이클 보정기 및 그 제어방법
; 등록번호 10-2101003 (2020.04.08) 황희재, 김종선
; 출원번호 10-2019-0023997 (2019.02.28)  

33. 2단 타임 투 디지털 컨버터 기반 완전 디지털 지연 고정 루프회로 및 그 제어방법
; 등록번호 10-1900857 (2018.09.14) 박동준, 김종선
; 출원번호 10-2017-0170583 (2017.12.12)  

32. 분수배 주파수 합성을 위한 완전 디지털 위상-정렬 주파수 증배기
; 등록번호 10-1851215 (2018.04.17) 
; 출원번호 10-2017-0103195 (2017.08.14)

31. 3중 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 제어 방법
; 등록번호 10-1692980 (2017.01.05) 윤준섭, 김종선
 
30. 락 인 프리서치 검색 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 그 제어 방법
; 등록번호 10-1844972 (2018.03.28) 출원번호 10-2017-0007339 (2017.01.16)
 
29. 타임 투 디지털 컨버터 기반 완전 디지털 지연 고정 루프회로 및 그 제어 방법
; 등록번호 10-1721602 (2017.03.24)
 
28. 비가역 회로 소자
; 등록번호 10-1601113 (2016.03.02)
 
27. 다중위상 출력클록을 가지는 분수배 주파수 합성기 및 이를 이용한 주파수 합성방법
; 등록번호 10-1547298 (2015.08.19)
 
26. RF 신호의 이득을 제어하는 전력 검출 장치 및 방법
; 등록번호 10-1548079 (2015.08.21)
 
25. 저스윙 저전력 니어-그라운드 시그널링 송수신기 및 그 동작 방법
; 등록번호 10-1478037 (2014.12.24) 10-2014-0044144 (2014.04.14)
 
24. 제로 스큐 기능을 가지는 분수배 주파수 합성기
; 등록번호 10-1363798 (2014.02.10) / 출원번호 10-2013-0011905 (2013.02.01)
 
23. 위상 반전 록킹 알고리즘을 이용한 디지털 지연 고정 루프 회로 및 제어방법
; 등록번호 10-1326117 (2013.10.31) / 출원번호 10-2013-0072977 (2013.06.25)
 
22. 피드백 듀티비 보정 유닛을 이용한 디지털 듀티비 보정회로 및 그 제어방법
; 등록번호 10-1242302 (2013.03.05) / 출원번호 10-2012-0079441 (2012.07.20)
 
21. 하이브리드 검색 알고리즘을 이용한 디지털 지연고정루프 회로 및 제어방법
; 등록번호 10-1194786 (2012.10.19) / 출원번호 10-2012-0079442 (2012.07.20)
 
20. 근거리 온-칩 및 오프-칩 유선통신을 위한 RF 트랜시버
; 등록번호 10-1179260 (2012.08.28)
 
19. 피드백 지연 소자를 이용한 지연 고정 루프 회로
; 등록번호 10-1123353 (2012.02.27)
 
18. 압전방식 잉크젯 프린터의 헤드 구동을 위한 가변전압 펄스 발생장치
; 등록번호 10-1199486 (2012.11.02)
 
17. 하모닉 락의 감지 및 복구 기능을 가지는 지연 동기 루프 기반의 주파수 증배 장치 및 주파수 증배 방법
; 등록번호 10-1248718 (2013.03.22) / 출원번호 10-2012-0031894 (2012.03.28)
 
16. 연속 근사 레지스터를 이용한 하이브리드 듀티 사이클 보정회로
; 등록번호 10-1196014 (2012.10.24) / 출원번호 10-2011-137620 (2011.12.19)
 
15. 듀얼 피드백 루프를 포함한 하이브리드 듀티 사이클 보정회로
; 등록번호 10-1196449 (2012.10.25) / 출원번호 10-2011-0059741 (2011.06.20)
 
14. 위상보간기를 구비한 확산된 스펙트럼 클럭신호 발생장치 및 이를 이용한 확산된 스펙트럼 클럭신호 발생방법
; 출원번호 10-2010-0115640
 
13. 지연시간과 듀티비를 조절할 수 있는 지연소자 및 상기 지연소자들을 구비하는 반도체 장치
; 출원번호10-2008-0055431  2008년 6월 12일 출원일
 
12. 일정한 듀티비를 갖는 출력 클락 쌍을 발생하는 듀티 사이클 보정 회로
; 출원번호10-2008-0025073  2008년 3월 18일 출원일
 
11. 정전하 방출현상에 강한 피드백 회로와 이를 구비하는 듀티 교정회로
; Pat. No. 10-0464401
 
10. 고주파 특성과 수율향상을 위한 지연동기회로
; Pat. No. 10-0393206
 
9. 프로그래머블 온도감지회로를 갖는 반도체장치 및 반도체 장치의 임계온도 설정방법
; Pat. No. 10-0370236
 
8. 부하조절부를 가지는 반도체 집적회로의 신호전송회로 및 이를 이용한 전송시간 조절방법
; Pat. No. 10-0322528
 
7. 프로그래머블 온도센서와 이를 구비하는 반도체장치
; Pat. No. 10-0311036
 
6. 반도체 집적회로의 바이어스회로
; Pat. No. 10-0278663
 
5. 음의 온도계수를 가지는 기준전압 발생회로
; Pat. No. 10-0236534
 
4. 전압감시회로
; Pat. No. 10-0205234
 
3. 출력 드라이버의 전류제어회로 및 그 구동방법
; Pat. No. 10-0184553
 
2. 기준전압 발생회로
; Pat. No. 10-0180460
 
1. 반도체 메모리장치의 전압 변환회로
; Pat. No. 10-0145851